ОПИСАНИЕ
Новые функции, представленные в PADS VX.2.15
Этот выпуск в первую очередь нацелен на добавление новых функций и исправление зарегистрированных дефектов клиентов — запросов на обслуживание (SR). В выпуске PADS VX.2.15 представлены следующие новые продукты, функции и усовершенствования.
HyperLynx AMS
HyperLynx AMS (ранее PADS AMS) включает следующие обновления в выпуске PADS VX.2.15.
PADS AMS переименован в HyperLynx AMS
Симулятор PADS AMS переименован в HyperLynx AMS. Это изменение названия сделано только для того, чтобы лучше сопоставить симулятор с семейством инструментов анализа и проверки в подразделении Electronic Board Systems в Siemens EDA. Теперь при установке и использовании инструмента в меню и диалоговых окнах вы увидите «HyperLynx AMS», а не «PADS AMS». Реорганизованный список параметров в диалоговом окне выбора параметров
При настройке анализа на основе развертки диалоговое окно выбора параметров помогает выбирать параметры для изменения во время моделирования. Имена сетей в диалоговом окне выбора параметров теперь организованы иерархически по имени компонента.
Удалены назначенные контакты из списка инструмента сопоставления контактов
При выборе модели моделирования для символа необходимо убедиться, что контакты символа правильно подключены к портам модели. Инструмент сопоставления контактов в диалоговых окнах мастера моделей и символов и редактирования свойств модели помогает в этом сопоставлении. В выпуске VX.2.15 инструмент сопоставления контактов обновлен, поэтому после выбора контакта символа для сопоставления он больше не отображается в списке возможных контактов для назначения.
HyperLynx® DRC
В разделах ниже приведены сведения об изменениях в этой версии продуктов HyperLynx DRC.
Экспорт файла CCE с функцией обрезки области для HL SI
Новая поддержка экспорта CCE повышает производительность правил за счет усечения конструкций
• Обрезка области на основе объектов — вырезание конструкции на фиксированном расстоянии от определенных объектов интереса (например, сетей, штифтов и т. д.)
• Обрезка области на основе координат — вырезание конструкции путем указания координат
Повышенная точность
Разрешение в один нанометр
• Улучшение геометрического разрешения с 10 нм до 1 нм
• Повышение точности во время операций анализа
• Согласование ожидаемого разрешения с Xpedition и другими потоками EDA
• Новый Trace Modeler — улучшение расчетов для более точного соответствия продукту SI
• Улучшенная точность контуров компонентов сборки в Allegro Translation
HyperLynx SI/PI/Thermal
Этот выпуск содержит следующие улучшения, а также многочисленные исправления дефектов и улучшения безопасности.
Общие улучшения
• Упрощенная конфигурация моделей IBIS-AMI для моделирования DDR5/LPDDR5(X)
• Моделирование IBIS-AMI шины команд/адресов моделирования DDR5/LPDDR5(X)
• Упрощенная настройка для моделирования DDR5/LPDDR5(X) при использовании моделей только IBIS
DDRx
Графический интерфейс мастера пакетной обработки DDRx был улучшен для упрощения работы пользователя. До версии VX.2.15 конфигурация моделей IBIS-AMI была распределена по нескольким страницам и требовала тщательного выбора контроллера/DRAM. Теперь в версии VX.2.15 конфигурацию моделей IBIS-AMI для операции можно просматривать и настраивать на одной странице мастера.
Мастер пакетной обработки DDRx теперь поддерживает моделирование IBIS-AMI небуферизованной шины команд/адресов для DDR5/LPDDR5(X). До версии VX.2.15 эта возможность была доступна только для зарегистрированных модулей DIMM (RDIMM). Теперь в VX.2.15 HyperLynx может включать такие эффекты, как выравнивание контроллера Tx и параметры дрожания/шума IBIS-AMI, в симуляцию шины команд/адресов.
DDR5
Для симуляций DDR5/LPDDR5(X) мастер пакетной обработки DDRx теперь автоматически заменяет исполняемые файлы AMI при обнаружении модели буфера только IBIS. До VX.2.15 для этого требовалось ручное редактирование текстового файла модели IBIS. Выполняя автоматическую замену, пользователь экономит время и нервы и может сосредоточиться на продвижении к результатам симуляции.
Возможность просмотра современных 3D-плат
• Стандартная интегрированная часть SI/PI
• Полный 3D-вид платы или частичный вид области
• Выбор и выделение сетей синхронно между 2D- и 3D-видами
• Улучшенные элементы управления выделением и прозрачностью для интересующих объектов
Соответствие SERDES
Поддержка нового протокола Compliance Wizard для
• OIF CEI-224G-MR-PAM4
• PCIe Gen 6 Add-in-Card
• Каналы системной платы
• Поддержка алгоритмов Rx FFE COM 4.1
• Отчет HTML добавляет таблицу веса ответвлений Rx FFE для худшего/лучшего случая
• Улучшенные алгоритмы 100G Ethernet и OIF COM
• Обновленные протоколы, включая исправления
• 100G Ethernet и OIF
• PCIe Gen 4,5 и 6
• Режимы MIPI D-PHY 0-4
• 10GBASE-KR и 40GBASE-KR4
СКРИНШОТЫ
АЛЬТЕРНАТИВНЫЕ РАЗДАЧИ